Xilinx, Inc. | |
Tvorba | 1984 |
---|---|
Klíčová data |
1985 : Marketing prvního FPGA 1990 : IPO |
Klíčové postavy | R. Freeman: spoluzakladatel B. Vonderschmitt: spoluzakladatel J. Barnett: spoluzakladatel M. Gavrielov: generální ředitel |
Právní forma | Akciová společnost ( NASDAQ : XLNX ) |
Akce | NASDAQ (XLNX) |
Heslo | Programovatelná logická společnost |
Ústředí | 2100 Logic Drive San Jose , Kalifornie, USA |
Směr | Victor Peng (od roku 2018) |
Aktivita | Polovodiče |
produkty | Programovatelné logické obvody |
Efektivní | 4443 na konci roku 2019 |
webová stránka | (en) http://www.xilinx.com/ |
Kapitalizace | 18 717 milionů USD v roce 2020 |
Obrat | 3 059 milionů $ v březnu 2019 |
Čistý zisk | 890 milionů USD v březnu 2019 |
Xilinx (plné jméno Xilinx, Inc. ) je společnost American z polovodičů .
Xilinx, vynálezce FPGA , je jednou z největších společností specializujících se na vývoj a marketing programovatelných logických komponent a souvisejících služeb, jako je elektronický software CAD, opakovaně použitelné bloky duševního vlastnictví a školení.
The 27. října 2020, AMD oznamuje svůj záměr získat Xilinx.
Společnost Xilinx byla založena v roce 1984 třemi bývalými zaměstnanci Zilogu : Ross Freeman; Bernie Vonderschmitt a Jim Barnett, jejichž obchodní plán se scvrknul na komercializaci elektronických součástek na základě tehdy nového konceptu: programovatelné logiky.
Přestože se společnost nachází v Silicon Valley , rozhodla se neinvestovat do vlastní slévárny, ale naopak svěřit výrobní fázi svých komponent partnerům. Tento operační model, zvaný fabless , se od té doby stal široce demokratizovaným.
Společnost vydala svůj první produkt v roce 1985 , XC2064 FPGA. O dva roky později otevřela prodejní kanceláře v Evropě a Japonsku. V roce 1990 byla společnost Xilinx uvedena na burzu cenných papírů NASDAQ a v roce 2000 dosáhla tržeb přesahujících jednu miliardu dolarů .
AkviziceBěhem svého vývoje Xilinx získala různé společnosti:
Od roku 2007 má společnost centra a kanceláře ve 20 zemích.
Komerční nabídka společnosti Xilinx je rozdělena do několika řad:
Tento typ FPGA je určen pro aplikace s vysokou přidanou hodnotou:
Pořadí řady Virtex v chronologickém pořadí:
První generace společnosti Virtex zavedla integraci dvouportové paměti DPRAM a smyček s blokováním zpoždění ( DLL ) přímo do matice FPGA.
Následující generace přinesly kromě zvýšení výkonu a logických kapacit dedikované multiplikátory („pevně zakódované“ v matici FPGA), dále procesor PowerPC a vícegigabitové sériové vysílače / přijímače (což umožňuje přímou podporu Gigabit Ethernet , a nověji PCI-Express i Serial ATA ). Vyhrazené multiplikátory se poté staly plnohodnotnými vyhrazenými bloky DSP.
Celé jméno | Úvod | Odkaz | Proces výroby | Představeny nové funkce | Transceiver | PowerPC | Poznámky |
---|---|---|---|---|---|---|---|
Virtex | 1998 | XCVxxxx- | 220 nm; 5 vrstev; 2,5 V | DLL a DPRAM | Ne | Ne | Model založený na XC4000 |
Virtex-E | 1999 | XCVxxx0E- | 180 nm; 6 vrstev; 1,8 V | Podpora LVDS | Ne | Ne | |
Virtex-E EM | 2000 | XCV405E- a XCV812E- | 180 nm; 6 vrstev; 1,8 V | Množství DPRAM roste | Ne | Ne | |
Virtex-II | 2001 | XC2Vxxxx- | 150 nm; 8 vrstev; 1,5 V | Drátové multiplikátory | Ne | Ne | |
Virtex-II Pro | 2002 | XC2VPxxx- | 130 nm; 9 vrstev; 1,5 V | Vysílače a přijímače; PowerPC | 3,125 Gbit / s | Ano | |
Virtex-II Pro X | 2003 | XC2VPXxx- | 130 nm; 9 vrstev; 1,5 V | Vysílače a přijímače 10 Gbit / s | 4,25+ Gbit / s | Ano | Výroba zastavena; Vysílače a přijímače citlivé na variace PVT |
Virtex-4 LX | 2004 | XC4VLXxxx- | 90 nm; 11 vrstev; 1,2 V | DSP blokuje šňůry | Ne | Ne | Více logických prostředků než Virtex-4 SX |
Virtex-4 SX | 2004 | XC4VSXxx- | 90 nm; 11 vrstev; 1,2 V | Kabelové DSP bloky | Ne | Ne | Více DSP bloků než Virtex-4 LX |
Virtex-4 FX | 2004 | XC4VFXxx- | 90 nm; 11 vrstev; 1,2 V | Kabelové DSP bloky | 6,125 Gbit / s | Ano | Vysílače a přijímače citlivé na variace PVT |
Virtex-5 LX | 2006 | XC5VLXxxx- | 65 nm; 12 vrstev; 1,0 V | 6 vstupních LUT | Ne | Ne | Více logických prostředků než Virtex-5 SXT |
Virtex-5 LXT | 2007 | XC5VLXTxxx- | 65 nm; 12 vrstev; 1,0 V | 6 vstupních LUT | 3,125 Gbit / s | Ne | Více logických prostředků než Virtex-5 SXT |
Virtex-5 SXT | 2007 | XC5VSXTxxx- | 65 nm; 12 vrstev; 1,0 V | 6 vstupních LUT | 3,125 Gbit / s | Ne | Více bloků DSP než Virtex-5 LX / LXT |
Virtex-5 FXT | 2008 | XC5VFXTxxx- | 65 nm; 12 vrstev; 1,0 V | 6 vstupů LUT a GTX | 6,5 Gbit / s | Ano | Stejné jako LXT a obsahuje 2 jádra PowerPC440 |
Virtex-5 TXT | 2008 | XC5VTXTxxx- | 65 nm; 12 vrstev; 1,0 V | 6 vstupů LUT a GTX | 6,5 Gbit / s | Ano | Vychází z verze FXT s dvojnásobným počtem transceiverů GTX |
Virtex-6 LX a LXT | 2009 | XC6VLXxxx XC6VLXxxxT | 40 nm | 6,5 Gbit / s (pouze LXT) | Ne | ||
Virtex-6 SXT | 2009 | XC6VSXxxxT | 40 nm | 6,5 Gbit / s | Ne | Optimalizováno pro náročné aplikace zpracování digitálního signálu | |
Virtex-7 | 2010 | XC7VxxxT | 28 nm | 13,1 Gbit / s | |||
Virtex UltraScale | 20 nm | ||||||
Virtex UltraScale + | 16 nm |
Celé jméno | Úvod | Odkaz | Proces výroby | Poznámky |
---|---|---|---|---|
Spartan | XCSxx- | 5 V | ||
Spartan-XL | 1998 | XCSxxXL- | 3,3 V | |
Spartan-II | 2000 | XC2Sxxx- | 2,5 V | |
Spartan-IIE | 2000 | XC2SxxxE- | 1,8 V | Na základě Virtex-E |
Spartan-3 | 2003 | XC3Sxxxx- | Na základě Virtex-II | |
Spartan-3E | ||||
Spartan-3A | ||||
Spartan-3AN | Konfigurační data FPGA uložená v komponentě | |||
Spartan-6 | 02 Únor 2009 | XC6SLXxxx (T) - | 1,2 V , 45 nm, devět kovových vrstev | |
XA Spartan-6 | 02 března 2010 | XA6SLXxxx (T) - | 1,2 V , 45 nm, devět kovových vrstev | Automobilové FPGA |
Spartan-6Q | 08 listopadu 2010 | XQ6SLXxxx (T) - | 1,2 V , 45 nm, devět kovových vrstev | Obranné FPGA |
Xilinx nabízí řady XC9500, komplexní programovatelné logické obvody, odvozené od obvodů CoolRunner získaných od společnosti Philipps Semiconductors v roce 1999 .
Xilinx uvádí na trh celou řadu vývojových nástrojů pro využití svých komponent.
Do roku 2012 byl hardwarový design poskytován v nástroji Xilinx ISE a do FPGA bylo integrováno vývojové prostředí Xilinx EDK zaměřené na měkká jádra (microblaze) a tvrdá jádra (PowerPC nebo ARM). Integrace dvou podskupin, XPS pro integraci IP a SDK pro vývoj vloženého programu v jazyce C / C ++ pro takto vytvořený cíl.
Od roku 2012 nabízí Xilinx komponenty obsahující stále více a více logických buněk nový nástroj pro vývoj hardwaru: Vivado , který podporuje pouze komponenty od série 7 vyryté 28nm (2010). Od té doby se nástroje Xilinx stále více zaměřují na softwarové inženýry přidáváním stále více přizpůsobených vývojových řešení.
V roce 2020 je nabídka softwaru:
Xilinx je vynálezcem FPGA, programovatelného SoC (plně programovatelný systém na čipu: logika, procesor a I / O) a nyní ACAP.